Preview

Izmeritel`naya Tekhnika

Advanced search
Open Access Open Access  Restricted Access Subscription Access

Обнаружение ошибок в арифметико-логических устройствах процессоров информационно-измерительных систем

Abstract

A regular procedure is proposed for adapting the algebraic linear code for detecting errors in the arithmetic logic units of the information-measuring system processors The regularities that determine the relationships between arithmetic logic operations and the values of the control bits of the linear code with respect to these operations are revealed, which allow to formulate rules for obtaining corrections to the code check values, for detecting single and double errors with minimal information redundancy, hardware and time costs

About the Authors

А. Павлов
Военная академия Ракетных войск стратегического назначения им. Петра Великого
Russian Federation


А. Царьков
Межрегиональное общественное учреждение «Институт инженерной физики»
Russian Federation


Д. Корсунский
Межрегиональное общественное учреждение «Институт инженерной физики»
Russian Federation


В. Волков
Военная академия Ракетных войск стратегического назначения им. Петра Великого
Russian Federation


References

1. Клаассен К. Б.: Основы измерений. Электронные методы и приборы в измерительной технике. М.: Постмаркет, 2000.

2. Раннёв Г. Г. Информационно-измерительная техника и технологии. М.: Высшая школа, 2001.

3. Раннёв Г. Г., Тарасенко А. П. Методы и средства измерений, М.: Академия, 2004.

4. Муха Ю. Л., Королева И. Ю. Информационно-измерительные системы. Волгоград: Волгоградский ГТУ, 2015.

5. Островерхов Е. В. Микропроцессор с интегрированным модулем для автоматизации измерений электрических величин [Электрон. ресурс]: http://storage.tusur.ru/riles/8849/ЭП (дата обращения 20.01.2018).

6. АВЛГ.468711.001-2005. Системы автоматизированные информационно-измерительные для контроля и учёта энергоресурсов «Меркурий-Энергоучёт». Технические условия.

7. Щербаков Н. С. Достоверность работы цифровых устройств. М.: Машиностроение, 1989.

8. Hagbae Kim, Kang G. Shin. Evaluation of Fault Tolerance Latency from Real-Time Application´s Perspectives // IEEE Transactions on computers, 2000. V. 49. No. 1. P. 55-64.

9. Борисов К. Ю., Павлов А. А., Павлов П. А., Царьков А. Н., Хоруженко О. В. Рациональное кодирование информации для обнаружения ошибок в устройствах хранения и передачи информации измерительной техники. // Измерительная техника. 2011. № 12. С. 22-25.

10. Naseer R., Draper J. Parallel Double Error Correcting Code Design to Mitigate Multi-Bit Upsets in SRAMs // Information Sciences Institute University of Southern California, IEEE Trans Device. Mater 2008. V. 6. P. 222-225.

11. Павлов А. А., Павлов П. А., Царьков А. Н., Хоруженко О. В. Функционально-кодовый контроль ошибок в автоматизированных системах измерительной техники // Измерительная техника. 2009. № 9. С. 3-5.

12. Павлов А. А., Царьков А. Н., Хоруженко О. В., Павлов П. А. Метод контроля ошибок в устройствах хранения и передачи информации автоматизированных систем измерительной техники // Измерительная техника. 2010. № 11. С. 21-25.

13. Павлов А. А., Царьков А. Н., Павлов П. А., Корсунский Д. А, Волков В. З. Обнаружение ошибок в запоминающих устройствах информационно-измерительных систем // Измерительная техника. 2017. № 10. С. 12-16.


Review

For citations:


 ,  ,  ,   . Izmeritel`naya Tekhnika. 2018;(6):35-41. (In Russ.)

Views: 125


ISSN 0368-1025 (Print)
ISSN 2949-5237 (Online)